SN65LVDS301ZXH

Texas Instruments
595-SN65LVDS301ZXH
SN65LVDS301ZXH

Gam.:

Aprašymas:
LVDS sąsajos integriniai grandynai Programmable 27-bit display serial inter A 595-SN65LVDS301ZXHR

ECAD modelis:
Atsisiųskite nemokamą Library Loader, kad galėtumėte konvertuoti šį failą darbui su ECAD įrankiu. Sužinokite daugiau apie ECAD Modelį.

Prieinamumas: 5 382

Turime sandėlyje:
5 382 Galime išsiųsti iš karto
Gamintojo numatytas pristatymo laikas
6 Savaičių Apytikriai apskaičiuotas gamybos laikas gamykloje, jei dalių kiekis didesnis nei nurodyta.
Didesniam nei 5382 kiekiui taikomi minimalaus užsakymo reikalavimai.
Min. 1   Užsakoma po 1
Vieneto kaina:
-,-- €
Plėt. Kaina:
-,-- €
Numatomas Įkainis:

Kainodara (EUR)

Qty. Vieneto kaina
Plėt. Kaina
4,16 € 4,16 €
3,19 € 31,90 €
2,95 € 73,75 €
2,68 € 268,00 €
2,65 € 662,50 €

Alternatyvi pakuotė

Gam. dalies Nr.:
Pakuotė:
Reel, Cut Tape, MouseReel
Prieinamumas:
Prieinamumas
Kaina:
4,16 €
Min.:
1

Panašus Produktas

Texas Instruments SN65LVDS301ZXHR
Texas Instruments
Serializers & Deserializers - Serdes Programmable 27-bit display serial inter A 595-SN65LVDS301ZXH

Produkto Požymis Atributo vertė Pasirinkite Požymį
Texas Instruments
Gaminio kategorija: LVDS sąsajos integriniai grandynai
RoHS:  
Serial Interface Transmitter
300 Mb/s
CMOS
LVDS
1.95 V
1.65 V
- 40 C
+ 85 C
SMD/SMT
NFBGA-80
With ESD Protection
Tray
Prekės Ženklas: Texas Instruments
Jautrus drėgmei: Yes
Pd - skaidos galia: 44.5 mW
Gaminys: LVDS Interface ICs
Gaminio tipas: LVDS Interface IC
Serija: SN65LVDS301
Gamyklinės pakuotės kiekis: 576
Subkategorija: Interface ICs
Rasta produktų:
Norėdami rodyti panašius produktus, pažymėkite bent vieną langelį
Pasirinkite bent vieną žymimąjį langelį, kad būtų rodomi panašūs šios kategorijos produktai.
Pasirinkti atributai: 0

Kad ši funkcija veiktų, reikia įjungti „JavaScript“.

TARIC:
8542399000
CNHTS:
8542399000
USHTS:
8542390090
ECCN:
EAR99

SN65LVDS301 27-Bit Parallel-to-Serial Transmitter

Texas Instruments SN65LVDS301 Programmable 27-Bit Parallel-to-Serial Transmitter device converts 27 parallel data inputs to 1, 2, or 3 Sub Low-Voltage Differential Signaling (SubLVDS) serial outputs. It loads a shift register with 24-pixel bits and three control bits from the parallel CMOS input interface. In addition to the 27 data bits, the device adds a parity bit and two reserved bits into a 30-bit data word. The pixel clock (PCLK) latches each word into the device. The parity bit (odd parity) allows a receiver to detect single-bit errors. The serial shift register is uploaded at 30, 15, or 10 times the pixel-clock data rate, depending on the number of serial links used. A copy of the pixel clock is outputted as a separate differential output.