AS4C256M32MD4V-062BAN

Alliance Memory
913-AS4C256M32MD4V
AS4C256M32MD4V-062BAN

Gam.:

Aprašymas:
DRAM LPDDR4X, 8G, 256M x 32, 0.6V, 200ball TFBGA, 1600MHZ, ECC, AUTO TEMP

ECAD modelis:
Atsisiųskite nemokamą Library Loader, kad galėtumėte konvertuoti šį failą darbui su ECAD įrankiu. Sužinokite daugiau apie ECAD Modelį.

Prieinamumas: 589

Turime sandėlyje:
589 Galime išsiųsti iš karto
Gamintojo numatytas pristatymo laikas
30 Savaičių Apytikriai apskaičiuotas gamybos laikas gamykloje, jei dalių kiekis didesnis nei nurodyta.
Didesniam nei 589 kiekiui taikomi minimalaus užsakymo reikalavimai.
Min. 1   Užsakoma po 1
Vieneto kaina:
-,-- €
Plėt. Kaina:
-,-- €
Numatomas Įkainis:
Šis Produktas Siunčiamas NEMOKAMAI

Kainodara (EUR)

Qty. Vieneto kaina
Plėt. Kaina
61,18 € 61,18 €
56,48 € 564,80 €
54,64 € 1 366,00 €
53,27 € 2 663,50 €
51,93 € 5 193,00 €
272 Pasiūlymas

Produkto Požymis Atributo vertė Pasirinkite Požymį
Alliance Memory
Gaminio kategorija: DRAM
RoHS:  
SDRAM - LPDDR4X
8 Gbit
32 bit
1.6 GHz
FBGA-200
256 M x 32
3.5 ns
1.06 V
1.95 V
- 40 C
+ 105 C
Tray
Prekės Ženklas: Alliance Memory
Jautrus drėgmei: Yes
Montavimo stilius: SMD/SMT
Gaminio tipas: DRAM
Gamyklinės pakuotės kiekis: 136
Subkategorija: Memory & Data Storage
Maitinimo Srovė - Maks.: 158 mA
Rasta produktų:
Norėdami rodyti panašius produktus, pažymėkite bent vieną langelį
Pasirinkite bent vieną žymimąjį langelį, kad būtų rodomi panašūs šios kategorijos produktai.
Pasirinkti atributai: 0

Kad ši funkcija veiktų, reikia įjungti „JavaScript“.

CNHTS:
8542329010
USHTS:
8542320036
ECCN:
EAR99

2GB/4GB/8GB/16GB/32GB LPDDR4 SDRAM

Alliance Memory 2GB/4GB/8GB/16GB/32GB LPDDR4 SDRAM is organized as 1 or 2 channels per device, and the individual channel is 8-banks and 16-bits. This product uses a double-data-rate architecture to achieve high-speed operation. The double data rate architecture is a 16n prefetch architecture with an interface. It's designed to transfer two data words per clock cycle at the I/O pins. These devices offer fully synchronous operations referenced to the rising and falling edges of the clock. The data paths are internally pipelined and 16n bits prefetched to achieve very high bandwidth.