DK-DEV-5SGSMD5N

Altera
989-DK-DEV-5SGSMD5N
DK-DEV-5SGSMD5N

Gam.:

Aprašymas:
Programmable Loginių Integrinių Grandynų Kūrimo Įrankiai FPGA Development Kit For 5SGSMD5K2

Eksploatacijos Laikotarpis:
Netinkama eksploatuoti:
Planuojama, kad gaminys taps nebenaudojamas ir gamintojas jo nebetieks.

Prieinamumas: 2

Turime sandėlyje:
2 Galime išsiųsti iš karto
Gamintojo numatytas pristatymo laikas
2 Savaičių Apytikriai apskaičiuotas gamybos laikas gamykloje, jei dalių kiekis didesnis nei nurodyta.
Min. 1   Užsakoma po 1
Vieneto kaina:
-,-- €
Plėt. Kaina:
-,-- €
Numatomas Įkainis:
Šis Produktas Siunčiamas NEMOKAMAI

Kainodara (EUR)

Qty. Vieneto kaina
Plėt. Kaina
6 015,70 € 6 015,70 €

Produkto Požymis Atributo vertė Pasirinkite Požymį
Altera
Gaminio kategorija: Programmable Loginių Integrinių Grandynų Kūrimo Įrankiai
Development Kits
FPGA
5SGSMD5K2F40C2N
Prekės Ženklas: Altera
Aprašymas/Funkcija: Stratix V development kit
Interface Type: Ethernet, HSMC, JTAG, QSFP
Darbinė Maitinimo Įtampa: 19 V
Gaminio tipas: Programmable Logic IC Development Tools
Serija: Stratix V GS Development Kits
Gamyklinės pakuotės kiekis: 1
Subkategorija: Development Tools
Prekinis pavadinimas: Stratix V FPGA
Dalies Nr., kitokios klasifikacijos numeriai: 979999
Vieneto Svoris: 2,642 kg
Rasta produktų:
Norėdami rodyti panašius produktus, pažymėkite bent vieną langelį
Pasirinkite bent vieną žymimąjį langelį, kad būtų rodomi panašūs šios kategorijos produktai.
Pasirinkti atributai: 0

                        
By clicking _Buy_ you agree: (1) you are a product or software
developer or system integrator and (2) the kit is for evaluation
only and not for resale.

Please contact a Mouser Technical Sales Representative for
further information.

5-0217-03

TARIC:
8473302000
CNHTS:
8543709990
USHTS:
8473301180
MXHTS:
8473300499
ECCN:
EAR99

DSP Development Kit, Stratix® V Edition

Altera DSP Development Kit, Stratix® V Edition, is a complete design environment with the hardware and software needed to develop Stratix V GS FPGA designs. The designer can test Altera's optimized variable-precision digital signal processing (DSP) block and develop DSP algorithms in a high-level model-based flow. They can test the signal quality of the FPGA transceiver I/Os (10 Gbps+) and develop and test PCI Express® (PCIe) 3.0 designs. The designer can develop and test memory subsystems consisting of SyncFlash, DDR3, and QDR™II+. This development kit allows for developing and testing SDI with the embedded 75ohm 3G SDI transceivers and developing embedded designs utilizing the Nios® II processor and external memory. A designer can develop and test network designs utilizing Triple Speed Ethernet MegaCore®, external RJ-45 jack, and optical networking designs using the 10Gbps and 40Gbps ethernet MAC MegaCores and the QSFP Optical Interface. Using the Clock Control GUI, a designer can also measure the FPGA's power consumption and control twelve different programmable clock oscillators.