PI6CB33401 & PI6CB33402 PCIe Clock Buffers

Diodes Incorporated PI6CB33401 and PI6CB33402 4-Output PCIe Clock Buffers use a proprietary Phase-Locked Loop (PLL) design to achieve very low jitter. A low-jitter clock is an integrated circuit that produces a timing signal for use in synchronizing a system's operation. The jitter, or irregular time delay, meets Peripheral Component Interconnect Express Gen1/Gen2/Gen3/Gen4/Gen5 requirements. Other than PCIe 100MHz support, these devices also support Ethernet applications with 50MHz, 125MHz, and 133.33MHz via SMBus. On-chip termination can save 16 external resistors and make layout easier. The individual OE pin for each output provides easier power management.

Rezultatai: 2
Pasirinkite Vaizdas Dalies Nr. Gam. Aprašymas Duomenų Lapas Prieinamumas Kainodara (EUR) Filtruokite lentelėje pateiktus rezultatus pagal vieneto kainą, remdamiesi kiekiu. Qty. RoHS ECAD modelis Išėjimų skaičius Didžiausias išėjimo dažnis Vėlinimo trukmė – maks. Išvesties Type Pakuotė / Korpusas Įvesties Type Didžiausias įėjimo dažnis Maitinimo Įtampa - Min. Maksimali Maitinimo Įtampa Minimali darbinė temperatūra Didžiausia darbinė temperatūra
Diodes Incorporated Clock Buffer Clock Buffer 1 780Prieinamumas
Min.: 1
Daugkart.: 1
Reel: 2 500

4 Output 133.33 MHz 3 ns CMOS, HCSL TQFN-32 CMOS, HCSL 200 MHz 3.135 V 3.465 V - 40 C + 85 C
Diodes Incorporated Clock Buffer Clock Buffer 2 702Prieinamumas
Min.: 1
Daugkart.: 1
Reel: 2 500

4 Output 133.33 MHz 3 ns CMOS, HCSL TQFN-32 CMOS, HCSL 200 MHz 3.135 V 3.465 V - 40 C + 85 C