HDL6V5541

ABLIC
628-HDL6V5541
HDL6V5541

Gam.:

Aprašymas:
Interface - Specializuota QUAD +-100V 2A 5-LEVEL ULTRASOUND PULSER

ECAD modelis:
Atsisiųskite nemokamą Library Loader, kad galėtumėte konvertuoti šį failą darbui su ECAD įrankiu. Sužinokite daugiau apie ECAD Modelį.

Prieinamumas: 238

Turime sandėlyje:
238 Galime išsiųsti iš karto
Gamintojo numatytas pristatymo laikas
30 Savaičių Apytikriai apskaičiuotas gamybos laikas gamykloje, jei dalių kiekis didesnis nei nurodyta.
Didesniam nei 238 kiekiui taikomi minimalaus užsakymo reikalavimai.
Min. 1   Užsakoma po 1
Vieneto kaina:
-,-- €
Plėt. Kaina:
-,-- €
Numatomas Įkainis:
Šis Produktas Siunčiamas NEMOKAMAI

Kainodara (EUR)

Qty. Vieneto kaina
Plėt. Kaina
56,48 € 56,48 €
46,57 € 465,70 €
44,29 € 1 107,25 €
41,37 € 4 137,00 €
40,08 € 10 420,80 €

Produkto Požymis Atributo vertė Pasirinkite Požymį
ABLIC
Gaminio kategorija: Interface - Specializuota
RoHS:  
SMD/SMT
QFN-64
Prekės Ženklas: ABLIC
Gamybos šalis: Not Available
Distribucijos šalis: Not Available
Kilmės šalis: JP
Jautrus drėgmei: Yes
Pakavimas: Tray
Gaminio tipas: Interface - Specialized
Serija: HDL6V5541
Gamyklinės pakuotės kiekis: 260
Subkategorija: Interface ICs
Rasta produktų:
Norėdami rodyti panašius produktus, pažymėkite bent vieną langelį
Pasirinkite bent vieną žymimąjį langelį, kad būtų rodomi panašūs šios kategorijos produktai.
Pasirinkti atributai: 0

Kad ši funkcija veiktų, reikia įjungti „JavaScript“.

CAHTS:
8542390000
USHTS:
8542390090
MXHTS:
8542399999
ECCN:
EAR99

Ultrasound Digital Transmit Pulsers

ABLIC Ultrasound Digital Transmit Pulsers integrate a logic input interface, voltage level translators, MOSFET gate drive buffers, and high-voltage high-current P- and N-channel MOSFETs. The Pulsers offer well-matched output impedance and current of P- and N-channel MOSFETs and active ground clamps. These features result in excellent positive and negative-onset pulse matching and low harmonic distortion. An active output termination works with active ground clamps to improve isolation performance in a receiving period. Additionally, synchronizing data with a clock signal enhances output jitter performance and channel-to-channel delay mismatch.