A3T2GF40CBF-HPI

Zentel Japan
155-A3T2GF40CBF-HPI
A3T2GF40CBF-HPI

Gam.:

Aprašymas:
DRAM DDR3&DDR3L 2Gb, 128Mx16, 1866 at CL13, 1.35V&1.5V, FBGA-96, Ind. Temp.

ECAD modelis:
Atsisiųskite nemokamą Library Loader, kad galėtumėte konvertuoti šį failą darbui su ECAD įrankiu. Sužinokite daugiau apie ECAD Modelį.

Prieinamumas: 1 884

Turime sandėlyje:
1 884 Galime išsiųsti iš karto
Gamintojo numatytas pristatymo laikas
20 Savaičių Apytikriai apskaičiuotas gamybos laikas gamykloje, jei dalių kiekis didesnis nei nurodyta.
Didesniam nei 1884 kiekiui taikomi minimalaus užsakymo reikalavimai.
Min. 1   Užsakoma po 1
Vieneto kaina:
-,-- €
Plėt. Kaina:
-,-- €
Numatomas Įkainis:

Kainodara (EUR)

Qty. Vieneto kaina
Plėt. Kaina
8,26 € 8,26 €
7,67 € 76,70 €
7,44 € 186,00 €
7,26 € 363,00 €
7,09 € 709,00 €
6,85 € 1 712,50 €
6,68 € 3 340,00 €
6,63 € 6 630,00 €
2 090 Pasiūlymas

Produkto Požymis Atributo vertė Pasirinkite Požymį
Zentel Japan
Gaminio kategorija: DRAM
RoHS:  
SDRAM - DDR3L
2 Gbit
16 bit
933 MHz
FPGA-96
128 M x 16
1.283 V
1.575 V
- 40 C
+ 95 C
DDR3(L)
Tray
Prekės Ženklas: Zentel Japan
Jautrus drėgmei: Yes
Montavimo stilius: SMD/SMT
Gaminio tipas: DRAM
Gamyklinės pakuotės kiekis: 2090
Subkategorija: Memory & Data Storage
Maitinimo Srovė - Maks.: 82 mA
Prekinis pavadinimas: Zentel Japan
Vieneto Svoris: 234,800 mg
Rasta produktų:
Norėdami rodyti panašius produktus, pažymėkite bent vieną langelį
Pasirinkite bent vieną žymimąjį langelį, kad būtų rodomi panašūs šios kategorijos produktai.
Pasirinkti atributai: 0

CNHTS:
8542329010
USHTS:
8542320036
ECCN:
EAR99

DDR3 SDRAM

Zentel DDR3 SDRAM features a high-speed data transfer that is realized by the 8 bits prefetch pipelined architecture. The SDRAM has a double-data-rate architecture with two data transfers per clock cycle. They have a bi-directional differential data strobe (DQS and /DQS) and are transmitted/received with data for capturing data at the receiver. DQS is edge-aligned with data for READs; center-aligned with data for WRITEs. The differential clock inputs (CK and /CK) DLL aligns DQ and DQS transitions with CK transitions.