SN74LVC1G373YZPR

Texas Instruments
595-SN74LVC1G373YZPR
SN74LVC1G373YZPR

Gam.:

Aprašymas:
Skląsčiai SnglDTypeLatch

ECAD modelis:
Atsisiųskite nemokamą Library Loader, kad galėtumėte konvertuoti šį failą darbui su ECAD įrankiu. Sužinokite daugiau apie ECAD Modelį.

Prieinamumas: 2 353

Turime sandėlyje:
2 353 Galime išsiųsti iš karto
Gamintojo numatytas pristatymo laikas
18 Savaičių Apytikriai apskaičiuotas gamybos laikas gamykloje, jei dalių kiekis didesnis nei nurodyta.
Min. 1   Užsakoma po 1
Vieneto kaina:
-,-- €
Plėt. Kaina:
-,-- €
Numatomas Įkainis:
Pakuotė:
Visa Ritė (Užsakoma po 3000)

Kainodara (EUR)

Qty. Vieneto kaina
Plėt. Kaina
Nukerpama juosta / „MouseReel™“
0,439 € 0,44 €
0,308 € 3,08 €
0,275 € 6,88 €
0,24 € 24,00 €
0,232 € 232,00 €
Visa Ritė (Užsakoma po 3000)
0,187 € 561,00 €
0,185 € 1 110,00 €
† 5,00 € „MouseReel™“ mokestis bus pridėtas ir apskaičiuotas jūsų pirkinių krepšelyje. Visi „MouseReel™“ užsakymai neatšaukiami ir negrąžinami.

Produkto Požymis Atributo vertė Pasirinkite Požymį
Texas Instruments
Gaminio kategorija: Skląsčiai
RoHS:  
Monostable Multivibrator
LVC
1 Circuit
1 Line
DSBGA-6
Non-Inverting
5.4 ns at 3.3 V, 4 ns at 5 V
10 uA
32 mA
- 32 mA
1.65 V
5.5 V
- 40 C
+ 125 C
Reel
Cut Tape
MouseReel
Prekės Ženklas: Texas Instruments
Montavimo stilius: SMD/SMT
Kanalų skaičius: 1 Channel
Įvesties linijų skaičius: 1 Line
Gaminio tipas: Latches
Serija: SN74LVC1G373
Gamyklinės pakuotės kiekis: 3000
Subkategorija: Logic ICs
Vieneto Svoris: 1,700 mg
Rasta produktų:
Norėdami rodyti panašius produktus, pažymėkite bent vieną langelį
Pasirinkite bent vieną žymimąjį langelį, kad būtų rodomi panašūs šios kategorijos produktai.
Pasirinkti atributai: 0

Kad ši funkcija veiktų, reikia įjungti „JavaScript“.

TARIC:
8542319000
CNHTS:
8542399000
CAHTS:
8542390000
USHTS:
8542390090
JPHTS:
8542390990
MXHTS:
8542310399
ECCN:
EAR99

SN74LVC1G37/SN74LVC1G37-Q1 Single D-Type Latches

Texas Instruments SN74LVC1G37/SN74LVC1G37-Q1 Single D-Type Latches are designed for 1.65V to 5.5V VCC operation. This device is particularly suitable for implementing I/O ports, buffer registers, working registers, and bidirectional bus drivers. The Q outputs follow the data (D) inputs while the latch-enable (LE) input is high. When LE is taken low, the Q outputs are latched at the logic levels set up at the D inputs.