SN74LV2T74PWR

Texas Instruments
595-SN74LV2T74PWR
SN74LV2T74PWR

Gam.:

Aprašymas:
Flip Flops 1.8-V to 5.5-V singl e power supply dual

ECAD modelis:
Atsisiųskite nemokamą Library Loader, kad galėtumėte konvertuoti šį failą darbui su ECAD įrankiu. Sužinokite daugiau apie ECAD Modelį.

Prieinamumas: 2 905

Turime sandėlyje:
2 905 Galime išsiųsti iš karto
Gamintojo numatytas pristatymo laikas
6 Savaičių Apytikriai apskaičiuotas gamybos laikas gamykloje, jei dalių kiekis didesnis nei nurodyta.
Min. 1   Užsakoma po 1
Vieneto kaina:
-,-- €
Plėt. Kaina:
-,-- €
Numatomas Įkainis:
Pakuotė:
Visa Ritė (Užsakoma po 3000)

Kainodara (EUR)

Qty. Vieneto kaina
Plėt. Kaina
Nukerpama juosta / „MouseReel™“
0,387 € 0,39 €
0,268 € 2,68 €
0,24 € 6,00 €
0,208 € 20,80 €
0,193 € 48,25 €
0,183 € 91,50 €
0,175 € 175,00 €
Visa Ritė (Užsakoma po 3000)
0,166 € 498,00 €
0,162 € 972,00 €
† 5,00 € „MouseReel™“ mokestis bus pridėtas ir apskaičiuotas jūsų pirkinių krepšelyje. Visi „MouseReel™“ užsakymai neatšaukiami ir negrąžinami.

Produkto Požymis Atributo vertė Pasirinkite Požymį
Texas Instruments
Gaminio kategorija: Flip Flops
RoHS:  
LV
TSSOP-14
CMOS
1.6 V
5.5 V
SMD/SMT
- 40 C
+ 125 C
Reel
Cut Tape
MouseReel
Prekės Ženklas: Texas Instruments
Įvesties linijų skaičius: 2 Input
Išėjimo linijų skaičius: 2 Output
Gaminio tipas: Flip Flops
Serija: SN74LV2T74
Gamyklinės pakuotės kiekis: 3000
Subkategorija: Logic ICs
Rasta produktų:
Norėdami rodyti panašius produktus, pažymėkite bent vieną langelį
Pasirinkite bent vieną žymimąjį langelį, kad būtų rodomi panašūs šios kategorijos produktai.
Pasirinkti atributai: 0

Kad ši funkcija veiktų, reikia įjungti „JavaScript“.

TARIC:
8542319000
CAHTS:
8542390000
USHTS:
8542390090
MXHTS:
8542399999
ECCN:
EAR99

SN74LV2T74/SN74LV2T74-Q1 Dual D-Type Flip-Flop

Texas Instruments SN74LV2T74/SN74LV2T74-Q1 Dual D-Type Flip-Flops contain two independent D-type positive-edge-triggered flip-flops. A low level at the preset (PRE) input sets the output high. A low level at the clear (CLR) input resets the output low. Preset and clear functions are asynchronous and not dependent on the levels of the other inputs. When PRE and CLR are inactive (high), data at the data (D) input meeting the setup time requirements is transferred to the outputs (Q, Q) on the positive-going edge of the clock (CLK) pulse. Clock triggering occurs at a voltage level and is not directly related to the rise time of the input clock (CLK) signal. Following the hold-time interval, data at the data (D) input can be changed without affecting the levels at the outputs (Q, Q). The output level is referenced to the supply voltage (VCC) and supports 1.8V, 2.5V, 3.3V, and 5V CMOS levels.