SN74HCT240N

Texas Instruments
595-SN74HCT240N
SN74HCT240N

Gam.:

Aprašymas:
Buferiai ir valdikliai Tri-State Octal

ECAD modelis:
Atsisiųskite nemokamą Library Loader, kad galėtumėte konvertuoti šį failą darbui su ECAD įrankiu. Sužinokite daugiau apie ECAD Modelį.

Prieinamumas: 1 165

Turime sandėlyje:
1 165 Galime išsiųsti iš karto
Gamintojo numatytas pristatymo laikas
6 Savaičių Apytikriai apskaičiuotas gamybos laikas gamykloje, jei dalių kiekis didesnis nei nurodyta.
Min. 1   Užsakoma po 1
Vieneto kaina:
-,-- €
Plėt. Kaina:
-,-- €
Numatomas Įkainis:

Kainodara (EUR)

Qty. Vieneto kaina
Plėt. Kaina
0,757 € 0,76 €
0,543 € 5,43 €
0,488 € 9,76 €
0,429 € 42,90 €
0,401 € 104,26 €
0,384 € 192,00 €
0,37 € 370,00 €
0,355 € 1 420,00 €
0,337 € 2 696,00 €

Produkto Požymis Atributo vertė Pasirinkite Požymį
Texas Instruments
Gaminio kategorija: Buferiai ir valdikliai
RoHS:  
HCT
8 Input
8 Output
Inverting
PDIP-20
- 6 mA
6 mA
8 uA
4.5 V
5.5 V
80 uA
- 40 C
+ 85 C
Through Hole
Tube
Prekės Ženklas: Texas Instruments
Gamybos šalis: MY
Distribucijos šalis: US
Kilmės šalis: MY
Loginis Type: CMOS
Kanalų skaičius: 8 Channel
Išvesties Type: 3-State
Gaminio tipas: Buffers & Line Drivers
Vėlinimo trukmės laikas: 42 ns at 4.5 V, 38 ns at 5.5 V
Serija: SN74HCT240
Gamyklinės pakuotės kiekis: 20
Subkategorija: Logic ICs
Vieneto Svoris: 1,199 g
Rasta produktų:
Norėdami rodyti panašius produktus, pažymėkite bent vieną langelį
Pasirinkite bent vieną žymimąjį langelį, kad būtų rodomi panašūs šios kategorijos produktai.
Pasirinkti atributai: 0

Kad ši funkcija veiktų, reikia įjungti „JavaScript“.

TARIC:
8542319000
CNHTS:
8542399000
CAHTS:
8542390000
USHTS:
8542390090
JPHTS:
8542390990
MXHTS:
8542399999
ECCN:
EAR99

SN74HCT240 Octal Buffers/Line Drivers

Texas Instruments SN74HCT240 Octal Buffers/Line Drivers are explicitly designed to improve the performance and density of clock drivers, 3-state memory address drivers, and bus-oriented receivers and transmitters. The Texas Instruments SN74HCT240 devices are organized as two 4-bit buffers/drivers with separate output-enable (OE) inputs. When OE is high, the outputs are in the high-impedance state. When OE is low, the device passes inverted data from the A inputs to the Y outputs.