SN74HC393D

595-SN74HC393D
SN74HC393D

Gam.:

Aprašymas:
Skaitiklių integriniai grandynai Dual 4-Bit Binary

Eksploatacijos Laikotarpis:
Nebegaminamas
ECAD modelis:
Atsisiųskite nemokamą Library Loader, kad galėtumėte konvertuoti šį failą darbui su ECAD įrankiu. Sužinokite daugiau apie ECAD Modelį.
Šiuo metu „Mouser“ neparduoda šio produkto jūsų regione.

Prieinamumas

Turime sandėlyje:

Alternatyvi pakuotė

Gam. dalies Nr.:
Pakuotė:
Reel, Cut Tape, MouseReel
Prieinamumas:
Prieinamumas
Kaina:
0,44 €
Min.:
1

Panašus Produktas

Texas Instruments SN74HC393DR
Texas Instruments
Skaitiklių integriniai grandynai Dual 4-Bit Binary Co unters A 595-SN74HC A 595-SN74HC393D

Produkto Požymis Atributo vertė Pasirinkite Požymį
Texas Instruments
Gaminio kategorija: Skaitiklių integriniai grandynai
Siuntimo apribojimai:
 Šiuo metu „Mouser“ neparduoda šio produkto jūsų regione.
RoHS:  
SMD/SMT
SOIC-14
Binary
HC
4 bit
Up
2 V to 6 V
- 40 C
+ 85 C
SN74HC393
Tube
Prekės Ženklas: Texas Instruments
Gamybos šalis: Not Available
Distribucijos šalis: Not Available
Kilmės šalis: MY
Gaminio tipas: Counter ICs
Gamyklinės pakuotės kiekis: 50
Subkategorija: Counter ICs
Vieneto Svoris: 280 mg
Rasta produktų:
Norėdami rodyti panašius produktus, pažymėkite bent vieną langelį
Pasirinkite bent vieną žymimąjį langelį, kad būtų rodomi panašūs šios kategorijos produktai.
Pasirinkti atributai: 0

Kad ši funkcija veiktų, reikia įjungti „JavaScript“.

TARIC:
8542399000
CNHTS:
8542399000
CAHTS:
8542390000
USHTS:
8542390090
JPHTS:
8542390990
MXHTS:
85423999
ECCN:
EAR99

SN74HC393/SN74HCS393 Dual 4-Bit Binary Counters

Texas Instruments SN74HC393/SN74HCS393 Dual 4-Bit Binary Counters contain eight flip-flops and additional gating to implement two individual 4-bit counters in a single package. These devices comprise two independent 4-bit binary counters, each having a clear (CLR) and a clock (CLK) input. N-bit binary counters can be implemented with each package, providing the capability of dividing by 256. The Texas Instruments SN74HC393/SN74HCS393 have parallel outputs from each counter stage so that any submultiple of the input count frequency is available for system timing signals.