SN74HC112DT

595-SN74HC112DT
SN74HC112DT

Gam.:

Aprašymas:
Flip Flops Dual Neg-Edge-Trig J-K Flip-Flop

Eksploatacijos Laikotarpis:
Nebegaminamas
ECAD modelis:
Atsisiųskite nemokamą Library Loader, kad galėtumėte konvertuoti šį failą darbui su ECAD įrankiu. Sužinokite daugiau apie ECAD Modelį.
Šiuo metu „Mouser“ neparduoda šio produkto jūsų regione.

Prieinamumas

Turime sandėlyje:

Alternatyvi pakuotė

Gam. dalies Nr.:
Pakuotė:
Tube
Prieinamumas:
Prieinamumas
Kaina:
1,41 €
Min.:
1
Gam. dalies Nr.:
Pakuotė:
Reel, Cut Tape, MouseReel
Prieinamumas:
Prieinamumas
Kaina:
1,18 €
Min.:
1

Panašus Produktas

Texas Instruments SN74HC112DR
Texas Instruments
Flip Flops Dual Neg-Edge-Trig J -K Flip-Flop A 595- A 595-SN74HC112D

Produkto Požymis Atributo vertė Pasirinkite Požymį
Texas Instruments
Gaminio kategorija: Flip Flops
Siuntimo apribojimai:
 Šiuo metu „Mouser“ neparduoda šio produkto jūsų regione.
RoHS:  
J-K Type Flip-Flop
HC
2 Circuit
CMOS
SOIC-Narrow-16
CMOS, LVTTL
Inverting/Non-Inverting
125 ns
- 4 mA
4 mA
2 V
6 V
SMD/SMT
- 40 C
+ 85 C
Reel
Cut Tape
MouseReel
Prekės Ženklas: Texas Instruments
Gamybos šalis: Not Available
Distribucijos šalis: Not Available
Kilmės šalis: MX
Įvesties linijų skaičius: 2
Išėjimo linijų skaičius: 3 Line
Gaminio tipas: Flip Flops
Serija: SN74HC112
Gamyklinės pakuotės kiekis: 250
Subkategorija: Logic ICs
Vieneto Svoris: 141,700 mg
Rasta produktų:
Norėdami rodyti panašius produktus, pažymėkite bent vieną langelį
Pasirinkite bent vieną žymimąjį langelį, kad būtų rodomi panašūs šios kategorijos produktai.
Pasirinkti atributai: 0

Kad ši funkcija veiktų, reikia įjungti „JavaScript“.

TARIC:
8542319000
CNHTS:
8542319000
CAHTS:
8542390000
USHTS:
8542390090
JPHTS:
8542390990
MXHTS:
8542310399
ECCN:
EAR99

SN74HC112 Dual J-K Flip-Flops

Texas Instruments SN74HC112 Dual J-K Flip-Flops contain two independent J-K negative-edge-triggered flip-flops. A low level at the clear (/CLR) inputs or preset (/PRE) resets or sets the outputs, no matter the levels of the other inputs. The data at the J and K inputs that meet the setup time requirements are transferred to the outputs on the negative-going edge of the clock (CLK) pulse when /CLR and /PRE are inactive (high). Clock triggering is not directly related to the fall time of the CLK pulse and occurs at a voltage level. The J and K input data may be changed without affecting the levels at the outputs following the hold-time interval. The Texas Instruments SN74HC112 are versatile flip-flops that perform as toggle flip-flops by tying J and K high.