SN74AC2G101PWR

Texas Instruments
595-SN74AC2G101PWR
SN74AC2G101PWR

Gam.:

Aprašymas:
Flip Flops Two-channel configur able gate for clock

Eksploatacijos Laikotarpis:
Naujas Produktas:
Naujiena iš šio gamintojo.
ECAD modelis:
Atsisiųskite nemokamą Library Loader, kad galėtumėte konvertuoti šį failą darbui su ECAD įrankiu. Sužinokite daugiau apie ECAD Modelį.

Prieinamumas: 2 400

Turime sandėlyje:
2 400 Galime išsiųsti iš karto
Gamintojo numatytas pristatymo laikas
18 Savaičių Apytikriai apskaičiuotas gamybos laikas gamykloje, jei dalių kiekis didesnis nei nurodyta.
Min. 1   Užsakoma po 1
Vieneto kaina:
-,-- €
Plėt. Kaina:
-,-- €
Numatomas Įkainis:
Pakuotė:
Visa Ritė (Užsakoma po 3000)

Kainodara (EUR)

Qty. Vieneto kaina
Plėt. Kaina
Nukerpama juosta / „MouseReel™“
1,02 € 1,02 €
0,624 € 6,24 €
0,525 € 13,13 €
0,398 € 39,80 €
0,345 € 86,25 €
0,302 € 151,00 €
0,272 € 272,00 €
Visa Ritė (Užsakoma po 3000)
0,212 € 636,00 €
0,204 € 1 224,00 €
† 5,00 € „MouseReel™“ mokestis bus pridėtas ir apskaičiuotas jūsų pirkinių krepšelyje. Visi „MouseReel™“ užsakymai neatšaukiami ir negrąžinami.

Produkto Požymis Atributo vertė Pasirinkite Požymį
Texas Instruments
Gaminio kategorija: Flip Flops
RoHS:  
D-Type
2 Circuit
Push-Pull
TSSOP-16
Schmitt-Trigger
Non-Inverting
11.3 ns
- 24 mA
24 mA
1.5 V
6 V
SMD/SMT
- 40 C
+ 125 C
Reel
Cut Tape
MouseReel
Prekės Ženklas: Texas Instruments
Didžiausias taktų dažnis: 175 MHz
Įvesties linijų skaičius: 6 Line
Išėjimo linijų skaičius: 1 Line
Gaminio tipas: Flip Flops
Serija: SN74AC2G101
Gamyklinės pakuotės kiekis: 3000
Subkategorija: Logic ICs
Rasta produktų:
Norėdami rodyti panašius produktus, pažymėkite bent vieną langelį
Pasirinkite bent vieną žymimąjį langelį, kad būtų rodomi panašūs šios kategorijos produktai.
Pasirinkti atributai: 0

Kad ši funkcija veiktų, reikia įjungti „JavaScript“.

TARIC:
8542319000
USHTS:
8542390090
MXHTS:
8542399999
ECCN:
EAR99

SN74AC2G101/SN74AC2G101-Q1 Gates

Texas Instruments SN74AC2G101/SN74AC2G101-Q1 Gates feature two independent D-type flip-flops with rising-edge triggered configurable logic clock, active-low clear, and data inputs. The clock inputs can be arranged for multiple 1- and 2-input logic functions, including buffer, inverter, AND, OR, NAND, NOR, XOR, and XNOR. All inputs have a Schmitt-trigger architecture to support slow or noisy input signals.