LMX1205RHAR

Texas Instruments
595-LMX1205RHAR
LMX1205RHAR

Gam.:

Aprašymas:
Fiksuotos Fazės Kilpos - pll Low-noise high-freq uency buffer/multipl

Eksploatacijos Laikotarpis:
Naujas Produktas:
Naujiena iš šio gamintojo.
ECAD modelis:
Atsisiųskite nemokamą Library Loader, kad galėtumėte konvertuoti šį failą darbui su ECAD įrankiu. Sužinokite daugiau apie ECAD Modelį.

Prieinamumas

Turime sandėlyje:
Ne Sandėlyje Esantys
Gamintojo numatytas pristatymo laikas
18 Savaičių Apytikriai apskaičiuotas gamybos laikas gamykloje.
Min. 2500   Užsakoma po 2500
Vieneto kaina:
-,-- €
Plėt. Kaina:
-,-- €
Numatomas Įkainis:
Šis Produktas Siunčiamas NEMOKAMAI

Kainodara (EUR)

Qty. Vieneto kaina
Plėt. Kaina
Visa Ritė (Užsakoma po 2500)
190,36 € 475 900,00 €

Produkto Požymis Atributo vertė Pasirinkite Požymį
Texas Instruments
Gaminio kategorija: Fiksuotos Fazės Kilpos - pll
12.8 GHz
300 MHz
300 MHz to 12.8 GHz
2.6 V
2.4 V
Si
- 40 C
+ 85 C
SMD/SMT
VQFN-40
Reel
Prekės Ženklas: Texas Instruments
Kūrimo priemonių rinkinys: LMX1205EVM
Įvesties Lygis: CMOS
Jautrus drėgmei: Yes
Darbinė Maitinimo Srovė: 1.13 A
Darbinė Maitinimo Įtampa: 2.5 V
Gaminio tipas: PLLs - Phase Locked Loops
Serija: LMX1205
Gamyklinės pakuotės kiekis: 2500
Subkategorija: Wireless & RF Integrated Circuits
Rasta produktų:
Norėdami rodyti panašius produktus, pažymėkite bent vieną langelį
Pasirinkite bent vieną žymimąjį langelį, kad būtų rodomi panašūs šios kategorijos produktai.
Pasirinkti atributai: 0

Kad ši funkcija veiktų, reikia įjungti „JavaScript“.

TARIC:
8542399000
USHTS:
8542390090
MXHTS:
8542399999
ECCN:
EAR99

LMX1205 JESD Buffer/Multiplier/Divider

Texas Instruments LMX1205 JESD Buffer/Multiplier/Divider has a high-frequency capability, extremely low jitter, and programmable clock input and output delay. These features make this device a great approach to clock high precision, high-frequency data converters without degradation of signal-to-noise ratio. Each of the four high-frequency clock outputs and additional LOGICLK outputs with a larger divider range is paired with a SYSREF output clock signal. The SYSREF signal for JESD204B/C interfaces can either be passed or internally generated as input and re-clocked to the device clocks. The noiseless delay adjustment at the input path of the high-frequency clock input and individual clock output paths ensures low-skew clocks in a multi-channel system. For the data converter clocking application, having the jitter of the clock less than the aperture jitter of the data converter is essential. In applications where more than four data converters need to be clocked, various cascading architectures can be developed using multiple devices to distribute all the SYSREF signals and high-frequency clocks required. The Texas Instruments LMX1205 is an exemplary choice for clocking data converters when combined with an ultra-low noise reference clock source, especially when sampling above 3GHz.