CDCU877RHAR

Texas Instruments
595-CDCU877RHAR
CDCU877RHAR

Gam.:

Aprašymas:
Clock Tvarkyklės ir Distribucija 1.8v PLL Clock Drive r A 595-CDCU877RHAT A 595-CDCU877RHAT

ECAD modelis:
Atsisiųskite nemokamą Library Loader, kad galėtumėte konvertuoti šį failą darbui su ECAD įrankiu. Sužinokite daugiau apie ECAD Modelį.

Prieinamumas

Turime sandėlyje:
Ne Sandėlyje Esantys
Gamintojo numatytas pristatymo laikas
6 Savaičių Apytikriai apskaičiuotas gamybos laikas gamykloje.
Min. 2500   Užsakoma po 2500
Vieneto kaina:
-,-- €
Plėt. Kaina:
-,-- €
Numatomas Įkainis:
Šis Produktas Siunčiamas NEMOKAMAI

Kainodara (EUR)

Qty. Vieneto kaina
Plėt. Kaina
Visa Ritė (Užsakoma po 2500)
5,19 € 12 975,00 €

Alternatyvi pakuotė

Gam. dalies Nr.:
Pakuotė:
Reel, Cut Tape, MouseReel
Prieinamumas:
Prieinamumas
Kaina:
10,11 €
Min.:
1

Panašus Produktas

Texas Instruments CDCU877RHAT
Texas Instruments
Clock Tvarkyklės ir Distribucija 1.8v PLL Clock Drive r A 595-CDCU877RHAR A 595-CDCU877RHAR

Produkto Požymis Atributo vertė Pasirinkite Požymį
Texas Instruments
Gaminio kategorija: Clock Tvarkyklės ir Distribucija
RoHS:  
VQFN-40
CDCU877
- 40 C
+ 85 C
Reel
Prekės Ženklas: Texas Instruments
Gamybos šalis: Not Available
Distribucijos šalis: Not Available
Kilmės šalis: MY
Jautrus drėgmei: Yes
Montavimo stilius: SMD/SMT
Gaminys: Clock Drivers
Gaminio tipas: Clock Drivers & Distribution
Gamyklinės pakuotės kiekis: 2500
Subkategorija: Clock & Timer ICs
Tipas: Phase-Locked-Loops (PLLs) and Oscillators
Vieneto Svoris: 104 mg
Rasta produktų:
Norėdami rodyti panašius produktus, pažymėkite bent vieną langelį
Pasirinkite bent vieną žymimąjį langelį, kad būtų rodomi panašūs šios kategorijos produktai.
Pasirinkti atributai: 0

Kad ši funkcija veiktų, reikia įjungti „JavaScript“.

TARIC:
8542399000
CNHTS:
8542319000
CAHTS:
8542390000
USHTS:
8542390090
JPHTS:
8542390990
MXHTS:
8542399999
ECCN:
EAR99

CDCU877 Phase-Lock Loop Clock Driver

Texas Instruments CDCU877 Phase-Lock Loop Clock Driver is a high-performance, low-jitter, low-skew, zero-delay buffer. It distributes a differential clock input pair (CK, /CK) to 10 differential pairs of clock outputs (Yn, /Yn) and one differential pair of feedback clock outputs (FBOUT, /FBOUT). The clock outputs are controlled by the input clocks (CK, /CK), the feedback clocks (FBIN, /FBIN), the LVCMOS control pins (OE, OS), and the analog power input (AVDD). When OE is low, the clock outputs, except FBOUT, /FBOUT, are disabled while the internal PLL maintains its locked-in frequency. OS (output select) is a program pin that must be tied to GND or VDD. When OS is high, OE functions as previously described. When OS and OE are both low, OE does not affect Y7, /Y7, as these are free-running. When AVDD is grounded, the PLL is turned off and bypassed for test purposes.