CD74AC164BQAR

Texas Instruments
595-CD74AC164BQAR
CD74AC164BQAR

Gam.:

Aprašymas:
Skaitiklių poslinkio registrai 8-Bit Serial-In/Para llel-Out Shift Regi

Eksploatacijos Laikotarpis:
Naujas Produktas:
Naujiena iš šio gamintojo.
ECAD modelis:
Atsisiųskite nemokamą Library Loader, kad galėtumėte konvertuoti šį failą darbui su ECAD įrankiu. Sužinokite daugiau apie ECAD Modelį.

Prieinamumas: 2 950

Turime sandėlyje:
2 950 Galime išsiųsti iš karto
Gamintojo numatytas pristatymo laikas
12 Savaičių Apytikriai apskaičiuotas gamybos laikas gamykloje, jei dalių kiekis didesnis nei nurodyta.
Min. 1   Užsakoma po 1
Vieneto kaina:
-,-- €
Plėt. Kaina:
-,-- €
Numatomas Įkainis:

Kainodara (EUR)

Qty. Vieneto kaina
Plėt. Kaina
0,593 € 0,59 €
0,421 € 4,21 €
0,378 € 9,45 €
0,331 € 33,10 €
0,308 € 77,00 €
0,295 € 147,50 €
0,29 € 290,00 €
Visa Ritė (Užsakoma po 3000)
0,268 € 804,00 €
0,262 € 1 572,00 €

Produkto Požymis Atributo vertė Pasirinkite Požymį
Texas Instruments
Gaminio kategorija: Skaitiklių poslinkio registrai
RoHS:  
8 bit
WQFN-14
CMOS
4 Input
157 ns
1.5 V
5.5 V
- 55 C
+ 125 C
Reel
Cut Tape
Prekės Ženklas: Texas Instruments
Aukšto lygio išvesties srovė: - 24 mA
Žemo Lygio Išvesties Srovė: 24 mA
Montavimo stilius: SMD/SMT
Išėjimo linijų skaičius: 8 Output
Darbinė Maitinimo Įtampa: 1.5 V to 5.5 V
Gaminys: Shift Registers
Gaminio tipas: Counter Shift Registers
Serija: CD74AC164
Gamyklinės pakuotės kiekis: 3000
Subkategorija: Logic ICs
Rasta produktų:
Norėdami rodyti panašius produktus, pažymėkite bent vieną langelį
Pasirinkite bent vieną žymimąjį langelį, kad būtų rodomi panašūs šios kategorijos produktai.
Pasirinkti atributai: 0

Kad ši funkcija veiktų, reikia įjungti „JavaScript“.

TARIC:
8542319000
CNHTS:
8542399000
USHTS:
8542390090
MXHTS:
8542399999
ECCN:
EAR99

CD74AC164/CD74ACT164 8-Bit SIPO Shift Registers

Texas Instruments CD74AC164/CD74ACT164 8-Bit SIPO Shift Registers have two serial inputs (A and B) connected through an AND gate and an asynchronous clear (CLR). The device requires a high signal on both A and B to set the input data line high; a low signal on either will set the input data line low. Data at A and B can be changed while CLK is high or low, provided the minimum set-up time requirements are met.