74LVC1G373DBVR1G4

Texas Instruments
595-4LVC1G373DBVR1G4
74LVC1G373DBVR1G4

Gam.:

Aprašymas:
Skląsčiai Single D-Type Latch with 3S Output

Eksploatacijos Laikotarpis:
Naujas Produktas:
Naujiena iš šio gamintojo.
ECAD modelis:
Atsisiųskite nemokamą Library Loader, kad galėtumėte konvertuoti šį failą darbui su ECAD įrankiu. Sužinokite daugiau apie ECAD Modelį.

Prieinamumas: 5 997

Turime sandėlyje:
5 997 Galime išsiųsti iš karto
Gamintojo numatytas pristatymo laikas
12 Savaičių Apytikriai apskaičiuotas gamybos laikas gamykloje, jei dalių kiekis didesnis nei nurodyta.
Min. 1   Užsakoma po 1
Vieneto kaina:
-,-- €
Plėt. Kaina:
-,-- €
Numatomas Įkainis:

Kainodara (EUR)

Qty. Vieneto kaina
Plėt. Kaina
1,13 € 1,13 €
0,687 € 6,87 €
0,578 € 14,45 €
0,439 € 43,90 €
0,379 € 94,75 €
0,299 € 299,00 €
Visa Ritė (Užsakoma po 3000)
0,256 € 768,00 €
0,213 € 1 917,00 €
0,212 € 3 816,00 €

Produkto Požymis Atributo vertė Pasirinkite Požymį
Texas Instruments
Gaminio kategorija: Skląsčiai
RoHS:  
D-Type
LVC
1 Output
SOT-23-6
Non-Inverting
32 mA
- 32 mA
1.65 V
5.5 V
- 40 C
+ 125 C
Reel
Cut Tape
Prekės Ženklas: Texas Instruments
Montavimo stilius: SMD/SMT
Kanalų skaičius: 1 Channel
Įvesties linijų skaičius: 1 Input
Darbinė Maitinimo Srovė: 10 uA
Gaminio tipas: Latches
Serija: 74LVC1G373DBVR1G4
Gamyklinės pakuotės kiekis: 3000
Subkategorija: Logic ICs
Maitinimo Srovė - Maks.: 10 uA
Rasta produktų:
Norėdami rodyti panašius produktus, pažymėkite bent vieną langelį
Pasirinkite bent vieną žymimąjį langelį, kad būtų rodomi panašūs šios kategorijos produktai.
Pasirinkti atributai: 0

Kad ši funkcija veiktų, reikia įjungti „JavaScript“.

TARIC:
8542319000
USHTS:
8542390090
MXHTS:
8542399999
ECCN:
EAR99

SN74LVC1G37/SN74LVC1G37-Q1 Single D-Type Latches

Texas Instruments SN74LVC1G37/SN74LVC1G37-Q1 Single D-Type Latches are designed for 1.65V to 5.5V VCC operation. This device is particularly suitable for implementing I/O ports, buffer registers, working registers, and bidirectional bus drivers. The Q outputs follow the data (D) inputs while the latch-enable (LE) input is high. When LE is taken low, the Q outputs are latched at the logic levels set up at the D inputs.