STGAP2SICSANC

STMicroelectronics
511-STGAP2SICSANC
STGAP2SICSANC

Gam.:

Aprašymas:
Galvaniškai Izoliuotos Gate Tvarkyklės Galvanically isolated 4 A single gate driver for SiC MOSFETs

ECAD modelis:
Atsisiųskite nemokamą Library Loader, kad galėtumėte konvertuoti šį failą darbui su ECAD įrankiu. Sužinokite daugiau apie ECAD Modelį.

Prieinamumas

Turime sandėlyje:
Ne Sandėlyje Esantys
Gamintojo numatytas pristatymo laikas
25 Savaičių Apytikriai apskaičiuotas gamybos laikas gamykloje.
Pranešama apie ilgą šio gaminio pristatymo laiką.
Min. 2000   Užsakoma po 2000
Vieneto kaina:
-,-- €
Plėt. Kaina:
-,-- €
Numatomas Įkainis:
Šis Produktas Siunčiamas NEMOKAMAI

Kainodara (EUR)

Qty. Vieneto kaina
Plėt. Kaina
0,808 € 1 616,00 €
0,807 € 3 228,00 €

Produkto Požymis Atributo vertė Pasirinkite Požymį
STMicroelectronics
Gaminio kategorija: Galvaniškai Izoliuotos Gate Tvarkyklės
RoHS:  
AEC-Q100
Tube
Prekės Ženklas: STMicroelectronics
Jautrus drėgmei: Yes
Gaminio tipas: Gate Drivers
Gamyklinės pakuotės kiekis: 2000
Subkategorija: PMIC - Power Management ICs
Rasta produktų:
Norėdami rodyti panašius produktus, pažymėkite bent vieną langelį
Pasirinkite bent vieną žymimąjį langelį, kad būtų rodomi panašūs šios kategorijos produktai.
Pasirinkti atributai: 0

Kad ši funkcija veiktų, reikia įjungti „JavaScript“.

CAHTS:
8542390000
USHTS:
8542390090
MXHTS:
8542399999
ECCN:
EAR99

STGAP2SICS Single Gate Drivers

STMicroelectronics STGAP2SICS Single Gate Drivers provide galvanic isolation between the gate driving channel, low voltage control, and interface circuitry. The gate drivers are characterized by 4A capability and rail-to-rail outputs, making the devices suitable for mid and high-power applications such as power conversion and motor driver inverters in industrial applications. The device is available in two different configurations. The configuration with separated output pins (STGAP2SICSTR) allows users to optimize turn-on and turn-off using dedicated gate resistors independently. The configuration featuring a single output pin and Miller CLAMP function (STGAP2SICSCTR) prevents gate spikes during fast commutations in half-bridge topologies. Both configurations provide high flexibility and a bill of material reduction for external components.