AS4C64M16MD2A-25BIN

Alliance Memory
913-4C64M16MD2A25BIN
AS4C64M16MD2A-25BIN

Gam.:

Aprašymas:
DRAM LPDDR2, 1G, 64M X 16, 1.2V, 134ball BGA (A-DIE) INDUSTRIAL TEMP - Tray

ECAD modelis:
Atsisiųskite nemokamą Library Loader, kad galėtumėte konvertuoti šį failą darbui su ECAD įrankiu. Sužinokite daugiau apie ECAD Modelį.

Prieinamumas: 35

Turime sandėlyje:
35 Galime išsiųsti iš karto
Gamintojo numatytas pristatymo laikas
14 Savaičių Apytikriai apskaičiuotas gamybos laikas gamykloje, jei dalių kiekis didesnis nei nurodyta.
Min. 1   Užsakoma po 1
Vieneto kaina:
-,-- €
Plėt. Kaina:
-,-- €
Numatomas Įkainis:

Kainodara (EUR)

Qty. Vieneto kaina
Plėt. Kaina
9,73 € 9,73 €
9,04 € 90,40 €
8,76 € 219,00 €
8,55 € 427,50 €
8,02 € 802,00 €
7,82 € 2 001,92 €
7,65 € 3 916,80 €
7,48 € 7 659,52 €
2 560 Pasiūlymas

Alternatyvi pakuotė

Gam. dalies Nr.:
Pakuotė:
Reel, Cut Tape
Prieinamumas:
Prieinamumas
Kaina:
7,94 €
Min.:
1

Produkto Požymis Atributo vertė Pasirinkite Požymį
Alliance Memory
Gaminio kategorija: DRAM
RoHS:  
SDRAM Mobile - LPDDR2
1 Gbit
16 bit
400 MHz
FBGA-134
64 M x 16
5.5 ns
1.14 V
1.95 V
- 40 C
+ 85 C
AS4C64M16MD2A
Tray
Prekės Ženklas: Alliance Memory
Gamybos šalis: Not Available
Distribucijos šalis: Not Available
Kilmės šalis: TW
Jautrus drėgmei: Yes
Montavimo stilius: SMD/SMT
Gaminio tipas: DRAM
Gamyklinės pakuotės kiekis: 128
Subkategorija: Memory & Data Storage
Maitinimo Srovė - Maks.: 50 mA
Rasta produktų:
Norėdami rodyti panašius produktus, pažymėkite bent vieną langelį
Pasirinkite bent vieną žymimąjį langelį, kad būtų rodomi panašūs šios kategorijos produktai.
Pasirinkti atributai: 0

CNHTS:
8542329010
CAHTS:
8542320020
USHTS:
8542320032
MXHTS:
8542320201
ECCN:
EAR99

Low-Power DDR2 SDRAM

Alliance Memory Low-Power DDR2 SDRAM are high-speed CMOS and dynamic-access memory internally configured as an 8-bank device. These DDR2 SDRAM feature 4-bit pre-fetch DDR architecture, programmable READ and WRITE latencies, auto Temperature Compensated Self Refresh (TCSR), and clock stop capability. The DDR2 SDRAM reduces the number of input pins in the system by using a double data rate architecture on the Command/Address (CA) bus. This CA bus transmits address, command, and bank information. These DDR2 SDRAM can achieve high-speed operation by using a double data rate architecture on the DQ (bidirectional/differential data bus) pins.